当前位置: 首页 > news >正文

公司企业邮箱网易在线工具seo

公司企业邮箱网易,在线工具seo,广州做网站最好的公司,国外做问卷赚购物券等的网站一、FIFO概述 1、FIFO的定义 FIFO是英文First-In-First-Out的缩写,是一种先入先出的数据缓冲器,与一般的存储器的区别在于没有地址线, 使用起来简单,缺点是只能顺序读写数据,其数据地址由内部读写指针自动加1完成&…

一、FIFO概述

1、FIFO的定义

        FIFO是英文First-In-First-Out的缩写,是一种先入先出的数据缓冲器,与一般的存储器的区别在于没有地址线, 使用起来简单,缺点是只能顺序读写数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。

2、FIFO的作用

(1)跨时钟域的数据传输

(2)对不同宽度的数据进行位宽转换

(3)数据缓存

3、FIFO的分类

        根据FIFO工作的时钟域的不同,可以将FIFO分为以下两类

        (1)同步FIFO:读时钟和写时钟为同一个时钟,在时钟沿来临时同时发生读写操作。常用于对不同宽度的数据进行位宽转换

        (2)异步FIFO:读写时钟不一致,读写操作是互相独立的。常用于跨时钟域的数据传输

4、FIFO的一些重要参数

(1)FIFO宽度:指的是FIFO读写的数据位,就像MCU有8位和16位,ARM 32位等等,FIFO的宽度在单片成品IC中是固定的,也有可选择的,如果用FPGA自己实现一个FIFO,其数据位,也就是宽度是可以自己定义的。

(2)FIFO深度:指的是FIFO可以存储多少个N位的数据(假设FIFO宽度为N)。

(3)满标志(full):FIFO已满或将要满时由FIFO送出的状态信号,以阻止FIFO的写操作,避免数据溢出。

(4)空标志(empty):FIFO已空或将要空时由FIFO送出的状态信号,以阻止FIFO的读操作,避免数据读空。

(5)读时钟:读操作的时钟,在每个时钟沿来临时读数据。

(6)写时钟:写操作的时钟,在每个时钟沿来临时写数据。

(7)读指针:指向下一个要读出的地址,读完后自动加1。

(8)写指针:指向下一个要写入的地址,写完后自动加1。

读写指针其实就是读写的地址,只不过这个地址不能任意选择,而是连续的。

二、同步FIFO

        FIFO设计的关键在于读写指针的设计和生成可靠的空满信号

1、读写指针

  • 读指针:总是指向下一个将要读取的单元,复位时指向第一个单元(编号为0)。
  • 写指针:总是指向当前要被读出的数据,复位时指向第一个单元(编号为0)。

2、空/满信号

        FIFO设计中最重要的是空(Empty)、满(Full)信号的判断。

        当第一次读写指针相等时,表明FIFO为空,这种情况发生在复位操作时或者当读指针读出FIFO中最后一个字后,追赶上写指针时,此时读空信号有效:

        当读写指针再次相等时,表明FIFO为满,这种情况发生在,当写指针转了一圈折回来(wrapped around)又追上了读指针:

        两种方式都是以读写指针相等作为判断标志,所以我们需要寻找其它的方法进行判断。

三、计数法实现同步FIFO

        在同步FIFO中,我们可以很容易的使用计数来判断FIFO中还剩下多少可读的数据,从而可以判断空、满

1、verilog实现

//------------------------<计数法设计同步FIFO>----------------------------
module sync_fifo#(  
//-----------------------------<参数定义>---------------------------------parameter FIFO_WIDTH = 16,                          //FIFO宽度parameter FIFO_DEPTH = 16                           //FIFO深度
)(
//-----------------------------<接口定义>---------------------------------input clk,                                          //时钟信号input rst,                                          //复位信号input [FIFO_WIDTH-1:0] din,                         //FIFO输入数据(写数据)input rd_en,                                        //读使能信号 input wr_en,                                        //写使能信号output reg [FIFO_WIDTH-1:0] dout,                   //FIFO输出数据(读数据) output empty,                                       //FIFO空标志 output full,                                        //FIFO满标志output reg [$clog2(FIFO_DEPTH):0] fifo_cnt		    //$clog2是以2为底取对数   
);  //-----------------------------<reg定义>---------------------------------reg [FIFO_WIDTH-1:0] fifo_buffer[FIFO_DEPTH-1:0];	//用二维数组实现RAM	reg [$clog2(FIFO_DEPTH)-1:0] wr_addr;				//写地址(写指针)reg [$clog2(FIFO_DEPTH)-1:0] rd_addr;				//读地址(读指针)                                   //-----------------------------<读操作>-----------------------------------
always@(posedge clk or posedge rst)begin if(rst)rd_addr <= 0;else if(rd_en && !empty)begin                       //读使能有效且FIFO非空rd_addr	<=	rd_addr + 1'd1;                     //读指针递增dout	<=	fifo_buffer[rd_addr];               //fifo读出数据endelse beginrd_addr	<=	rd_addr;                            dout	<=	dout;end
end//-----------------------------<写操作>-----------------------------------
always@(posedge clk or posedge rst)begin if(rst)wr_addr <= 0;else if(wr_en && !full)begin                       //写使能有效且FIFO非满wr_addr	<=	wr_addr + 1'd1;                    //读指针递增fifo_buffer[wr_addr] <= din;                   //数据写入fifoendelse beginwr_addr	<=	wr_addr;                            end
end//-----------------------------<fifo_cnt>-----------------------------------
always@(posedge clk or posedge rst)begin if(rst)fifo_cnt <=	0;else if(wr_en && !full && !rd_en)                   //只写不读且FIFO没有满,fifo_cnt递增fifo_cnt <=	fifo_cnt + 1'd1;  else if(rd_en && !empty && !wr_en)                  //只读不写且FIFO没有空,fifo_cnt递减fifo_cnt <=	fifo_cnt - 1'd1;	                else                                                //同时读写或者不读不写,fifo_cnt不变fifo_cnt <=	fifo_cnt;                           
end//-----------------------------<空/满信号>-----------------------------------
assign full  = (fifo_cnt == FIFO_DEPTH) ? 1'b1 : 1'b0;		//满信号
assign empty = (fifo_cnt == 0) ? 1'b1 : 1'b0;				//空信号endmodule

2、功能测试

`timescale 1ns/1ns
//-----------------------------<计数法同步FIFO测试>---------------------------------
module tb_sync_fifo();parameter WIDTH	= 8;parameter DEPTH	= 8;reg                 clk         ;reg                 rst         ;reg  [WIDTH-1:0]	din    		;reg 				wr_en  		;reg 				rd_en  		;wire [WIDTH-1:0]	dout		;wire 				full        ;wire 				empty       ;wire [$clog2(DEPTH):0]	fifo_cnt;//-----------------------------<测试模块例化>---------------------------------
sync_fifo #(.FIFO_WIDTH	(WIDTH),		 //FIFO宽度.FIFO_DEPTH (DEPTH)          //FIFO深度
)
sync_fifo_u1(.clk		(clk		),.rst		(rst		),.din     	(din 	    ),.rd_en		(rd_en		),.wr_en		(wr_en		),.dout    	(dout	    ),	.empty		(empty		),	.full		(full		),.fifo_cnt	(fifo_cnt	)			
);//-----------------------------<模块测试>---------------------------------
initial beginclk = 1'b0;							//初始时钟为0rst <= 1'b0;						//初始复位din <= 'd0;		wr_en <= 1'b0;		rd_en <= 1'b0;
#10rst <= 1'b1;
#10 rst <= 1'b0;repeat(10)#10 beginwr_en <= 1'b1;rd_en <= 1'b0;din <= $random;                   //生成8位的随机数endrepeat(10)#10 beginwr_en <= 1'b0;rd_en <= 1'b1;end
$finish;
end//------------------------------<设置时钟>----------------------------------------
always #5 clk = ~clk;			endmodule

3、测试结果

http://www.mnyf.cn/news/40429.html

相关文章:

  • 专业网站设计联系百度怎样免费发布信息
  • 用来做网站的软件宁波seo企业网络推广
  • 网站接口需求app开发公司哪家好
  • 免费做图片链接网站邯郸百度推广公司
  • 硅云网站建设视频快速开发平台
  • 网站做标签免费行情软件网站下载大全
  • 中南建设的网站搜狗搜索引擎优化论文
  • 网站建设栏目层级com域名
  • 进入网站服务器怎么做精准引流推广公司
  • 苏州基础网站建设百度百家
  • 业务办理网站建设方案网站优化软件
  • 云主机建站关于网络推广的方法
  • 北京网站搭建服务迅雷磁力链bt磁力种子
  • 阆中做网站电子商务网站开发
  • 服装网站建设日程表中国知名网站排行榜
  • 关于网站开发的毕业论文应用商店aso
  • 盘锦做网站谁家好自建网站平台
  • 山西省建设注册中心网站首页网站建设7个基本流程
  • 知名网站建设定制近一周热点新闻
  • 关于网站建设毕业论文浑江区关键词seo排名优化
  • 网站一键生成手机网站fifa最新排名出炉
  • 网站开发常见问题seo技术论坛
  • 如何做网站域名免费浏览网站推广
  • 做网站都需要准备什么软件电商广告网络推广
  • 怎么可以做网站下载百度地图2022最新版
  • 建设p2p网站seo运营
  • 陇南市建设局官方网站西安霸屏推广
  • wordpress视频教程下载seo分析报告
  • 网站建设公司价格徐州自动seo
  • 网站建设规划设计书站内推广的方法